Aldec Case Studies

業界初、DO-254コンプライアンスを必要とするPCIeベースのアビオニクスデザインのアットスピード検証にTLMを使用

 

最近、Thales社(以下、「タレス」)が高速バスインタフェースを使用するFPGAデザインのトランザクションレベルモデリングの使用を評価することを支援しました。また、高レベルのテストシナリオを適用し、テストによって100% FPGAレベルの要件を検証し、全体的な検証時間の短縮することを支援しました。このケーススタディでは、タレスが直面していた検証上の課題と、当社のサポートにより開発された優れたソリューションについてご紹介します(このプロジェクトは、すべてのPCIeベースFPGAセーフティクリティカル設計の検証方法を変える可能性を秘めています )

Ask Us a Question
x
Ask Us a Question
x
Captcha ImageReload Captcha
Incorrect data entered.
Thank you! Your question has been submitted. Please allow 1-3 business days for someone to respond to your question.
Internal error occurred. Your question was not submitted. Please contact us using Feedback form.
We use cookies to ensure we give you the best user experience and to provide you with content we believe will be of relevance to you. If you continue to use our site, you consent to our use of cookies. A detailed overview on the use of cookies and other website information is located in our Privacy Policy.