製品カタログ Resources News Training Multimedia FAQ Contact Sales FPGAテスト・システム DO-254/CTSはターゲットボードによるテストを補強し、検証カバレッジを高め、DO-254/ED-80の検証目標を達成できるようにカスタマイズされたハードウェアおよびソフトウェアプラットフォームです。ターゲットデザインはカスタムドーターカードのターゲットデバイス上で実速度で実行されます。シミュレーションテストベンチをテストベクタとして使い、FPGAピンレベルで100%コントロール・監視しながら要求ベース検証を行い、通常範囲と異常範囲でのテストを実行できます。FPGAテスト結果を実速度でキャプチャし、シミュレータの波形ビューアに表示して高度な解析や文書化などに進むことができます。 主な特徴 ターゲット・デバイスでアット・スピード・テスティング テストベンチをテスト・ベクタとして再利用 テストによる検証カバレッジを向上 FPGAのI/Oをすべて可視化・制御可 デバイス・テスティングのためのFPGAハードウェア・ボードへの容易なアクセス Altera®, Lattice®, Mircrosemi®およびXilinx®のFPGAデバイスに対応 FPGAの高速シリアルI/Oをサポート(ARINC 818, PCIe, DDR3およびLVDS) FPGAレベルの要件をすべて検証できる単一環境 自動のイン・ハードウェア・テスティング 波形ビューワでハードウェア・テストの結果を可視化 サードパーティのRTLシミュレータ、合成ツール、配置配線ツールと統合 CTSのフロー マザーボード ドーターボード FeaturedデモンストレーションビデオDO-254 CTS Overviewウェブセミナーの録画DO-254 - How to Increase Verification Coverage by Test (Aldec and Altera)DO-254 Requirements TraceabilityHow to enforce HDL coding standards and gain the overall design review to meet DO-254 objectivesCommon Testbench Development for Simulation and PrototypingSatisfy DO-254 traceability requirements by using Spec-TRACER™ integration with IBM® Requirements Engineering DOORS® NextWhy office tools should never be used to manage requirementsISO-26262 and DO-254 Achieving Compliance to BothTool Qualification – DO-254, DO-330, and ISO 26262 ApproachesManaging DO-254 Compliant DocumentsHow to plan a DO-254 compliant verification process for FPGA designsShortening the verification time of safety critical projectsDesigning Finite State Machines for Safety Critical SystemsホワイトペーパーAldec DO-254 Solutions BlueprintDO-254: Increasing Verification Coverage by Test