アルデック、HES-DVM™の最新バージョンをリリース:今までにない拡張性と検証アクセラレーション機能を実装Date: 2015/01/15 Type: ReleaseHenderson, NV – 2015年1月15日 – Aldec, Inc. (以下「アルデック」)は、既存のハードウェアリソースに新しい機能性を与え、今までにない拡張性を可能にするハードウェアエミュレーション・ソリューションのソフトウェア、HES-DVM™ 2014.12 をリリースしました。HES-DVMは社内開発のボードにも、HES-7™のような商用のSoC/ASICプロトタイピングボードにも適用できるユニークなエミュレーション・ソリューションで、エミュレーションを高速化し、SystemVerilog DPIをインタフェースとした使いやすいシステムです。高度なSoCプロジェクトなどで検証プロセスの拡張性を高め、さらに時間短縮につなげることができます。 HES-DVMはSCE-MIのファンクションベース・エミュレーション・フローを大きく進歩させました。ユーザは自前のOVM/UVMシミュレーション・フローにハードウェア・エミュレーションを導入できます。また、DPI-Cのエクスポート・タスクがサポートされ、信号値の強制やplusargsのコンパイルなどの新機能も使えるようになりました。アルデックのHESエミュレータ・インザループでも、OVM/UVMのテストベンチを再利用できるだけでなく、エミュレータでデザインのシミュレーションを高速化できます。 さらに、今回のリリースではDPI-C関数の定数引数を最適化し、SCE-MI Clocks Turbo Mode と呼ばれる自動クロック・リスケールを導入することで、OVM/UVMシミュレーション・アクセラレーション・インタフェースも大幅に高速化しました。こうした改善点によって、SCE-MIトランザクタをFPGAにインプリメントする際に使うチップリソースも小さくなり、エミュレーション実行全体の所要時間も大幅に短縮されました。 今回のHES-DVMの最新リリースでは、デザイン設定ツールのDesign Verification Manager (DVM) に数多くの新機能が追加され、性能も強化されています。デモをご希望の方は、アルデック・ジャパン (sales-jp@aldec.com) までお問い合わせください。さらに詳しい情報、新機能プレゼンテーションなどに関しては、www.aldec.com/Products/HES-DVMをご覧ください。 アルデックについて アルデックは1984年設立の、エレクトロニクス・デザイン検証のインダストリ・リーダです。RTLデザイン作成、RTLシミュレータ、ハードウェア・アシステッド検証、SoC/ASICプロトタイピング、デザインルールチェック、IPコア、要求ライフサイクル管理、DO-254機能検証および軍事/航空宇宙向けソリューションといったパテントを取得したテクノロジを提供しています。 www.aldec.com Aldecはアルデックの商標です。その他全ての商標または登録商標は各所有者に帰属します。 Media Contact: アルデック・ジャパン株式会社 宮島 健 03-5312-1791sales-jp@aldec.comwww.aldec.com