アルデック、Microchip FPGA設計のためのハードウェア支援型RTLシミュレーションアクセラレーションを発表Date: 2020/11/03 Type: ReleaseHES-DVM™の最新リリースはシミュレーション・アクセラレーション・フローを提供し、Microchip FPGAデバイスをターゲットにしたデザインのRTLシミュレーションを大幅に高速化します。 Henderson, NV, USA – 2020年11月3日 – HDL混在言語シミュレーションとFPGAおよびASICのハードウェア・アシステッド・ベリフィケーションのパイオニアであるAldec, Inc.(以下「アルデック」)は、アルデックのHES-MPF500-M2S150プロトタイピングボードを使用したMicrochip Polarfire、SmartFusion2、RTSX/RTAX FPGAデザイン用のHES-DVM™シミュレーションアクセラレーションフローを発表しました。 アルデックのハードウェア事業部ゼネラルマネージャー Zibi Zalewskiのコメント:「アルデックはハードウェア支援検証ソリューションの開発に長い歴史があり、20年前に最初のHESボードとシミュレーションアクセラレーションプラットフォームをリリースしました。 また、Microsemi/Microchip FPGAプロトタイピングボードの開発でも実績があり、これらの専門分野を組み合わせて現在の検証の課題に対応できることは素晴らしいことです。」 シミュレーションアクセラレーション技術は20年ほど前から存在していますが、ほとんどの製品は1~2社の大手FPGAベンダのFPGAをベースにしています。通常、合成可能なRTLを使用してデザインがコーディングされていれば、シミュレーションアクセラレーションボードでどのFPGAファミリを使用しても問題ありません。 しかし、デザインの複雑さが増加し、デザインサイクルの縮小や市場投入までの時間の短縮に伴い、エンジニアはRTLコードの開発ではなく、FPGAベンダから再利用可能なIPブロックを入手する道を選ぶようになってきています。欠点は、デザインが特定のFPGAテクノロジに依存するようになり、通常は純粋なRTLコードよりもはるかに多くの計算能力を再利用可能なIPブロックのシミュレートで必要とします。 アルデックのHES-DVMは前述の課題を克服し、重要な検証のボトルネックを取り除きます。この強力なEDAツールの最新リリースにより、Microchip IPを利用したPolarFire、RTAX/RTSX、SmartFusion2デバイスのユーザは、両方のファミリで最大のデバイスを搭載したアルデックのHES-MPF500-M2S150を使ってRTLシミュレーションを高速化することができます。 図 1: FPGAのためのRTLシミュレーションアクセラレーション Zalewski氏は次のように結論付けています:「HESを導入してから20年間に、デジタルデザインの世界は大きく変化し、デザインの複雑さだけでなく、FPGAのサイズや機能の増加に伴い、シミュレーション速度を向上する必要性が高まっています。HES-DVMの最新リリースは、Microchip IPを使用する設計者にとって大きなメリットになります。」 HES-DVM 2020.09ソフトウェアリリースはすぐに入手可能となています。HES-DVMの詳細や評価については、www.aldec.com、Eメール sales@aldec.com, 電話 +1 (702) 990-4400、またはアルデックの全世界の販売代理店にお問い合わせください。 HES™ プロトタイピングについて アルデックは、Xilinx Virtex UltraScale+、UltraScale、Virtex-7ファミリ、Microsemi PolarFireおよびSmartFusion2ファミリの最大かつ業界をリードするFPGAをベースにしたHES™ プロトタイピングボードの製品ラインナップを提供しています。各ボードは標準化されたFMCおよびBPX ドーターカードコネクタを使用し、簡単に拡張できるように設計されています。 HES-DVM™について HES-DVM™は、SoCおよびASIC設計用の完全に自動化されたスケーラブルなハイブリッド検証環境です。SCE-MIやTLMなどの最新のコ・エミュレーション規格と最新のFPGAテクノロジを利用し、ハードウェアおよびソフトウェア設計チームはデザインのハードウェアプロトタイプへの早期アクセスを取得します。HES-DVMは、シミュレーションアクセラレーション、ハイブリッドヴァーチャルプロトタイピング、インサーキットエミュレーション、ソフトウェア検証とプロトタイピングを含むあらゆる種類のエミュレーションおよび物理プロトタイピング作業のために世界中のラボで使用されています。 アルデックについて 1984年に設立されたAldecは、エレクトロニクス・デザイン検証のインダストリ・リーダです。RTL設計、RTLシミュレータ、SoC/ASICエミュレーション・プロトタイピング、デザインルールチェック、CDC/RDC検証、IPコア、要求ライフサイクル管理、DO-254機能検証、組込みソリューション、ハイパフォーマンスコンピューティングおよび軍事/航空宇宙向けソリューションといったパテントを取得したテクノロジを提供しています。www.aldec.com